Lucien_大辉哥 发表于 2020-12-29 19:05:24

精品 | FPGA时序分析专题课

精品 | FPGA时序分析专题课

导读

在进行数字电路系统的设计时,时序是否能够满足要求直接影响着电路的功能和性能。FPGA(现场可编程门阵列)在其出现三十年内发展迅速,其在灵活度,开发周期以及开发成本上的优势使得FPGA被广泛使用在各个领域。而随着FPGA设计朝着大规模、高性能方向发展,其时序收敛问题日益成为FPGA设计中的重要问题。
通过对设计的全面时序分析,使您能够对电路性能进行验证,识别时序违规,并推动fitter的逻辑布局,从而满足您的时序设计目标。
本课程从基础的数字电路出发,逐步引入时序的概念,了解时序的重要性,理解时序的基本分析方法,掌握时序约束和时序分析的方法。通过对电路的改善,使电路能够满足时序要求。



专题课程
https://mmbiz.qpic.cn/mmbiz_png/PnibxIS3GjyWSgsMVTsfqKLKc2tvxBickhWB4icnZPgDZpqm6bWnT6XFAyjWnibbozNW2Loc6EZw5D1SlgxFJDKicVQ/640?wx_fmt=png01专题视频课程服务* 免费试听小节,提供选择机会* 录制好的精品专题课程视频(加密)
* 专用技术交流群,技术人员答疑
https://mmbiz.qpic.cn/mmbiz_png/Yygpic0Yd5yK42GVSZhR46REryCXRhDKv8IeOAokpiaKfKPP9LUibiaNzRKkMsTJ7KkemkkN6ianXpdxD57s3icsHmHA/640?wx_fmt=png02使用操作工具Quartus Prime 18.0(Vivado、ISE)https://mmbiz.qpic.cn/mmbiz_png/LjNrwIZkE8V5M27HoXCgRjXf8tedvQcsahD3ajoibbWibdOfxlglkjMdfZ6zPnCo6PwIIIMFqZYhfq6Bt0ytPPwg/640?wx_fmt=png03
使用FPGA平台叁芯自主研发产品SANXIN – B01,FPGA芯片型号:EP4CE6E22C8N。   
https://mmbiz.qpic.cn/mmbiz_png/PnibxIS3GjyWSgsMVTsfqKLKc2tvxBickhWB4icnZPgDZpqm6bWnT6XFAyjWnibbozNW2Loc6EZw5D1SlgxFJDKicVQ/640?wx_fmt=png04线上视频收费情况视频统一售价:3000元,提供专门技术答疑
https://mmbiz.qpic.cn/mmbiz_png/Yygpic0Yd5yK42GVSZhR46REryCXRhDKv8IeOAokpiaKfKPP9LUibiaNzRKkMsTJ7KkemkkN6ianXpdxD57s3icsHmHA/640?wx_fmt=png05线下收费情况说明1. 一次性收费3888元;2. 提供三天宾馆住宿及三天工作午餐。https://mmbiz.qpic.cn/mmbiz_png/LjNrwIZkE8V5M27HoXCgRjXf8tedvQcsahD3ajoibbWibdOfxlglkjMdfZ6zPnCo6PwIIIMFqZYhfq6Bt0ytPPwg/640?wx_fmt=png06课程大纲第一部分:电路基本概念1.1、数字电路
1.2、组合逻辑1.3、时序逻辑器件和时序逻辑

第二部分:FPGA基本构成         2.1、查找表
2.2、触发器2.3、内部连线2.4、IO模块

第三部分:HDL语言简介         3.1、Verilog HDL (VHDL)

第四部分:FPGA综合器的基本使用   4.1、Quartus Prime的基本使用

第五部分:时序分析的基本概念   5.1、建立时间5.2、保持时间5.3、亚稳态5.4、单拍系统5.5、建立时间分析模型
5.6、保持时间分析模型5.7、时序悲观5.8、多种工况分析(多角分析)
第六部分:时序分析模型 6.1、FPGA内部寄存器到FPGA内部寄存器
6.2、外部输入到FPGA内部寄存器6.3、FPGA内部寄存器到外部输出6.4、FPGA输入到FPGA输出6.5、多周期路径

第七部分:FPGA内部寄存器到内部寄存器 7.1、timequest的使用
7.2、基准时钟的约束7.3、分析FPGA内部寄存器到FPGA内部寄存器7.4、约束衍生时钟7.5、设置伪路径

第八部分:外部输入到FPGA内部寄存器8.1、输入延迟约束8.2、分析外部输入到FPGA内部寄存器
第九部分:FPGA内部寄存器到外部输出9.1、输出延迟约束9.2、分析FPGA内部寄存器到外部输出
第十部分:FPGA输入到FPGA输出10.1、约束FPGA输入到FPGA输出10.2、分析FPGA输入到FPGA输出
第十一部分:多周期路径 11.1、约束多周期路径
11.2、分析多周期路径
第十二部分:移除和恢复12.1、移除和恢复时间的概念
12.2、移除和恢复时间的分析模型12.3、移除和恢复时间的分析



购买专题视频或参加线下报名联系人
陆经理 15201114008(同微信,添加时注明来意)
参加线下,报名即送SANXINB01开发板,更多优惠活动,请加陆经理微信了解。
页: [1]
查看完整版本: 精品 | FPGA时序分析专题课